ELECTRONICA DIGITAL

SEGUNDO EXAMEN PARCIAL

PREGUNTAS

1) Los circuitos digitales reales tienen retrasos de propagación, ¿a qué se deben estos retrasos principalmente? Explique cada causa. (10)

2) Los retrasos de propagación alto - bajo y bajo - alto no son simétricos en las compuertas NMOS. ¿Cómo podemos solucionar parcialmente este problema? Incluya un diagrama en su respuesta. (20)

3) 6Porqué no es deseable tener compuertas NAND con varias entradas en circuitos integrados NMOS? Explique detalladamente. (15)

4) Describa los métodos para minimizar los retrasos de propagación al alimentar cargas capacitivas altas. Calcule los retrasos de propagación óptimos para estos métodos, asumiendo que una compuerta referencia con capacitancia de entrada igual a 0.001575 pF es una salida de su circuito integrado y que externamente se debe alimentar 10 entradas de circuitos integrados, cada una con una capacitancia de entrada de 5 pF. (25)

5) Si nosotros sabemos que una compuerta NMOS es mas rápida que una compuerta CMOS comparable, ¿porqué se utiliza casi exclusivamente la familia CMOS en integración de muy alta escala? Explique. (45)

6) Suponga que usted trabaja en una empresa que manufactura computadoras portátiles. Su modelo más exitoso tiene un microprocesador construido con tecnología CMOS operando al límite de su capacidad de disipación de potencia. Ya tiene el disipador de calor con ventilador más grande que puede ya que tiene un espacio muy limitado. Su jefe le indica que para permanecer en el mercado deben aumentar la frecuencia de operación al doble. ¿Qué debe hacer para lograrlo usando el mismo procesador? (15)